16核芯支持DDR4 ARM處理器再次叫板Intel
太平洋電腦網(wǎng) 發(fā)表于:12年11月05日 09:55 [轉(zhuǎn)載] 太平洋電腦網(wǎng)
在服務(wù)器芯片領(lǐng)域,ARM算是個新手,但是初生牛犢不怕虎,前不久ARM就推出了高達16核芯的處理器計劃,應(yīng)對數(shù)據(jù)中心越來越高的低功耗以及網(wǎng)絡(luò)連接需求。名為CCN-504的內(nèi)核連接技術(shù)最多支持16核芯,并且ARM同時發(fā)布了內(nèi)存控制技術(shù)DMC-520,可支持未來的DDR4,目前這些技術(shù)都是基于28nm制程,不過基于20nm制程工藝的也正在開發(fā)。
CoreLink CCN-504以及DMC-520都是應(yīng)用在Cortex-A15 MPCore處理器上,Cortex-A15 MPCore處理器是目前ARM可授予許可的性能最高的處理器。采用ARMv7-A Cortex架構(gòu),據(jù)報道稱CoreLink CCN-504以及DMC-520這兩種技術(shù)同樣適用于未來64位的ARMv8架構(gòu)。
Cortex-A15 MPCore
2011年10月底,ARM向外界公布了最新處理器規(guī)格ARMv8架構(gòu),這是首款64位ARM處理器架構(gòu),ARMv8架構(gòu)不僅將高功耗效率的64位計算的優(yōu)勢引入諸如服務(wù)器和高性能計算新應(yīng)用領(lǐng)域,也為現(xiàn)有的軟件提供向后兼容和移植能力。
ARMv8架構(gòu)
ARMv8架構(gòu)包含兩個執(zhí)行狀態(tài),AArch32和AArch64。在AArch32狀態(tài)下支持現(xiàn)有的32位的ARM指令集,而AArch64則引入了一個全新64位處理技術(shù)的指令集A64。
ARM預(yù)計將在2012年推出基于ARMv8架構(gòu)的處理器,而面向消費者和企業(yè)的樣機預(yù)計在2014年面市。
公司簡介 | 媒體優(yōu)勢 | 廣告服務(wù) | 客戶寄語 | DOIT歷程 | 誠聘英才 | 聯(lián)系我們 | 會員注冊 | 訂閱中心
Copyright © 2013 DOIT Media, All rights Reserved. 北京楚科信息技術(shù)有限公司 版權(quán)所有.